sábado, 6 de septiembre de 2014

Laboratorio 4

Dina Maritza Gómez Díaz
maritza_diaz1118@hotmail.com
Pedro Javier Gutiérrez Pinzón
peter_9310@hotmail.com




DESCRIPCION DEL LABORATORIO:

Consiste en elaborar una serie de programas que permitan visualizar a la salida en un display de 16 segmentos la siguiente serie de letras y números: pedro javier gutierrez pinzon dina maritza gomez diaz ecci 2014. Luego de finalizar esta serie el display deberá iniciar en la letra p y de igual manera debe iniciarse en esta letra cuando oprimamos el pulsador Reset tomado de la FPGA.

Para hacer esto realizamos 5 programas en VHDL:
1. RELOJ: Genera una frecuencia de 1Hz que nos permite ver letra a letra en el display.
2. CONTADOR: Tomando la frecuencia del reloj inicia un conteo de 0 a 54, siendo 54 el numero de caracteres de nuestra serie de letras y números. Reinicia en 0 luego del numero 54 e igualmente en 0 con el pulsador Reset en 1.
3. MEMORIA: Asignamos en cada posición que el contador genera, una serie de 8 bits que sera la posición de la letra que queremos se guarde en esta memoria para luego mostrarla a medida que el contador aumenta su conteo y por lo tanto cambiara la combinación o letra que aparecerá en el display.
4. SERIEPARALELO: Este nos permite tomar el vector de 8 bits de la salida de MEMORIA e independiza cada una de las salidas para enviarlas como entrada al siguiente programa llamado DECO.
5. DECO: Este toma las salidas de SERIEPARALELO como entradas y de acuerdo a una tabla anteriormente establecida, realiza las funciones correspondientes para generar la conversión hacia el display, finalmente tenemos una salida de 16 bits que serán conectadas al display de 16 segmentos.



No hay comentarios:

Publicar un comentario